nach oben
Meine Merkliste
Ihre Merklisteneinträge speichern
Wenn Sie weitere Inhalte zu Ihrer Merkliste hinzufügen möchten, melden Sie sich bitte an. Wenn Sie noch kein Benutzerkonto haben, registrieren Sie sich bitte im Hanser Kundencenter.

» Sie haben schon ein Benutzerkonto? Melden Sie sich bitte hier an.
» Noch kein Benutzerkonto? Registrieren Sie sich bitte hier.
Ihre Merklisten
Wenn Sie Ihre Merklisten bei Ihrem nächsten Besuch wieder verwenden möchten, melden Sie sich bitte an oder registrieren Sie sich im Hanser Kundencenter.
» Sie haben schon ein Benutzerkonto? Melden Sie sich bitte hier an.
» Noch kein Benutzerkonto? Registrieren Sie sich bitte hier.

« Zurück

Ihre Vorteile im Überblick

  • Ein Login für alle Hanser Fachportale
  • Individuelle Startseite und damit schneller Zugriff auf bevorzugte Inhalte
  • Exklusiver Zugriff auf ausgewählte Inhalte
  • Persönliche Merklisten über alle Hanser Fachportale
  • Zentrale Verwaltung Ihrer persönlichen Daten und Newsletter-Abonnements

Jetzt registrieren
Merken Gemerkt
27.01.2014

Erweiterte Kontroll- und Testverfahren und optimierte Visualisierung mit UDE 4.2

Stark erweiterte Kontroll- und Testverfahren für Multi-Core-Targets, optimierte Visualisierungsmöglichkeiten beim System-Level-Debugging sowie die dedizierte Unterstützung einer Vielzahl topaktueller 32-Bit-Multi-Core-SoCs verschiedener Hersteller zeichnen die neue Universal Debug Engine (UDE) 4.2 von PLS Programmierbare Logik & Systeme aus.

Die Kontrolle eines Multicore-Systems und das Debugging erfolgt bei der UDE 4.2 in einem konsistent gestalteten Nutzerinterface. Unterschiedliche vom Anwender festlegbare Farben und selbst definierbare Ansichtsgruppen für einzelne Funktionseinheiten sorgen dabei für eine schnelle Übersicht und eine einfache Navigation auch in komplexen SoCs. Für die Kontrolle durch den Debugger können die einzelnen Cores gezielt selektiert und auch synchronisiert werden. Dazu werden auch die vorhandenen On-Chip-Trigger- und Synchronisations-Möglichkeiten unterschiedlicher Bausteine-Hersteller umfassend ausgenutzt.

Mit zahlreichen neuen Eigenschaften wurde auch das Trace-Framework ausgestattet. Die Auslagerung der Datenverarbeitung in einen separaten Prozess beispielsweise erhöht nicht nur die Geschwindigkeit der Auswertung, sondern gestattet auch die persistente Speicherung von Trace-Sessions für eine spätere Analyse ohne direkten Zugriff auf das Target. Zudem erleichtern umfangreiche Filter und die Möglichkeit, aufgezeichnete Ereignisse verschiedener Trace-Quellen unterschiedlich einzufärben, eine übersichtliche Präsentation der Ergebnisse.

Eine noch effizientere Nutzung der von Infineon, Freescale und STMicroelectronics für einige SoCs angebotenen sogenannten Emulation Devices ermöglicht eine Erweiterung des bewährten Universal Emulation Configurators (UEC) der Universal Debug Engine. Dabei erfolgt die Programmierung der auf den Emulation Devices befindlichen zusätzlichen Triggerlogik durch eine grafische Konfiguration von Trace-Aufgaben, bei der Signale und Aktionen über eine State-Machine verknüpft werden.

Für die Aufnahme der Trace-Daten steht mit dem Universal Access Device (UAD) 3+ ein leistungsfähiges Hardware-Tool mit 4 GByte externem Trace-Speicher zur Verfügung. Dank eines vier serielle High-Speed-Lanes mit jeweils bis zu 3,25 GBit/s Übertragungsgeschwindigkeit unterstützenden AURORA-Trace-Pod und eines parallelen Trace-Pods für die Aufzeichnung von Signalen bis 500 MHz ist das UAD3+ auch für zukünftige Entwicklungen bestens gerüstet.

Eine schnelle und sichere Auswertung der immensen Trace-Datenmengen wird durch ein neues, die ISO 26262-Anforderungen berücksichtigendes Modul unterstützt, welches erstmals auch die Coverage-Analyse von optimiertem Code ermöglicht. Dazu wurde das typischerweise für Debug-Informationen verwendete DWARF-Format so erweitert, dass durch den Compiler ausgelöste Kontrollflussänderungen für den Debugger erkennbar werden. Der generierte Report enthält neben Balkengrafiken für eine schnelle Übersicht eine detaillierte Aufstellung über Statement- und Branch-Coverage pro Funktion, Quelltextzeile und einzelnem Maschinenbefehl. Ebenso können nicht ausgeführter Code, nur teilweise abgedeckte Codebereiche oder nicht ausgeführte Sprünge sehr schnell lokalisiert werden. Der Report lässt sich im Rahmen der von der IS0 262626 Norm geforderten Dokumente zum Nachweis der Softwarequalitätssicherung verwenden. Eine erste Implementierung durch den Compilerhersteller Hightec hat bereits seine durchgängige Praxistauglichkeit unter Beweis gestellt.

Zu den von der UDE 4.2 neu unterstützten Mikrocontrollern zählen unter anderem die aktuellsten Steps der AURIX-Familie von Infineon, der Qorivva-Bausteine MPC57xx von Freescale sowie der SPC57x-Familie von STM. Bei diesen drei Modellreihen können auch die Programme für die integrierten Generic Timer Module (GTM) und Hardware Security Module (HSM) debuggt werden. Aber auch die speziell für sicherheitskritische Applikationen nach IEC 61508 SIL-3 oder ISO 26262 ASIL D entwickelte Cortex-R4-basierte Hercules Mikrocontroller-Plattform von Texas Instruments mit den Baureihen TMS570LS und RM4x und die Cortex-M0- basierten XMC1000-Bausteine von Infineon werden von der UDE 4.2 uneingeschränkt unterstützt.(sh)

Weiterführende Information
Unternehmensinformation

PLS Programmierbare Logik & Systeme GmbH

Technologiepark
DE 02991 Lauta
Tel.: 035722 3840
Fax: 035722 38469

Internet:http://www.pls-mc.com
E-Mail: info <AT> pls-mc.com



Diese Beiträge könnten Sie auch interessieren
Newsletter

Sie wollen immer top-aktuell informiert sein? Dann abonnieren Sie jetzt den kostenlosen Newsletter!

© masterzphotofo - Fotolia

Hier kostenlos anmelden